Rambus推出面向高性能数据中心和人工智能SoC的PCIe 6.0接口子系统

2023-04-05 22:30   228   0  

新闻摘要:


  • 将高性能工作负载的数据传输速率提升至最高64 GT/s
  • 支持PCIe 6.0的全功能,提供对CXL 3.0PHY支持
  • 对延迟、功耗和面积进行优化,提供完整的IP解决方案
  • 提供最先进的安全性,保护重要数据资产


中国北京2022年121——作为业界领先的芯片和半导体IP供应商,致力于使数据传输更快更安全,(纳斯达克股票代码:)今日宣布,推出由PHY和控制器IP组成的PCI Express®(PCIe®)6.0接口子系统。还支持最新版本(3.0版本)的Compute Express Link™(CXL™)规范。


b31fea2a-ac4f-11ed-bcd2-b8ca3a6cb5c4.png


新闻摘要:


  • 将高性能工作负载的数据传输速率提升至最高64 GT/s
  • 支持PCIe 6.0的全功能,提供对CXL 3.0PHY支持
  • 对延迟、功耗和面积进行优化,提供完整的IP解决方案
  • 提供最先进的安全性,保护重要数据资产


中国北京2022年121——作为业界领先的芯片和半导体IP供应商,致力于使数据传输更快更安全,(纳斯达克股票代码:)今日宣布,推出由PHY和控制器IP组成的PCI Express®(PCIe®)6.0接口子系统。还支持最新版本(3.0版本)的Compute Express Link™(CXL™)规范。


b31fea2a-ac4f-11ed-bcd2-b8ca3a6cb5c4.png


广告

PCIe 6.0接口子系统(图片来源:Rambus Inc.)


Rambus接口IP总经理Scott Houghton表示:“人工智能/机器学习(AI/ML)和数据密集型工作负载的快速发展正在推动数据中心架构的持续演进,并要求更高的性能水平。Rambus PCIe 6.0接口子系统可通过一流的延迟、功耗、面积和安全性,支持下一代数据中心对性能的要求。”


Rambus PCIe 6.0接口子系统的数据传输速率高达64GT/s,并且经过全面优化,可满足先进异构计算架构的需求。该子系统中的PCIe控制器具备完整性和数据加密(IDE)引擎,专门用于保护PCIe链接和通过它们传输的重要数据。另外在PHY方面,它还提供对CXL 3.0的全面PHY支持,支持缓存一致性内存共享、扩展和池化的芯片级解决方案。


IDC计算半导体研究副总裁Shane Rau表示:“PCIe在数据中心无处不在。为了支持新一代应用的更高性能要求,企业正在不断提升速度和带宽,进而使CXL的重要性日益提升。越来越多的芯片公司开始支持新的数据中心架构,因此获得高性能接口IP解决方案将成为实现该生态系统的关键。” 


Rambus PCIe 6.0接口子系统有以下主要特性:


  • 支持PCIe 6.0规范,包括64 GT/s数据传输速率和PAM4调制信号
  • 实现低延迟前向纠错(FEC),保证链路稳健性
  • 支持固定尺寸的FLIT,可实现高带宽效率
  • 向后兼容PCIe 5.0、4.0和3.0/3.1
  • 通过IDE引擎(控制器)实现最先进的安全性
  • 支持CXL 3.0,用于优化内存资源的新使用模式(PHY)


更多信息:


如需了解更多PCIe 6.0接口子系统有关信息,敬请访问:。


PCIe 6.0接口子系统(图片来源:Rambus Inc.)


Rambus接口IP总经理Scott Houghton表示:“人工智能/机器学习(AI/ML)和数据密集型工作负载的快速发展正在推动数据中心架构的持续演进,并要求更高的性能水平。Rambus PCIe 6.0接口子系统可通过一流的延迟、功耗、面积和安全性,支持下一代数据中心对性能的要求。”


Rambus PCIe 6.0接口子系统的数据传输速率高达64GT/s,并且经过全面优化,可满足先进异构计算架构的需求。该子系统中的PCIe控制器具备完整性和数据加密(IDE)引擎,专门用于保护PCIe链接和通过它们传输的重要数据。另外在PHY方面,它还提供对CXL 3.0的全面PHY支持,支持缓存一致性内存共享、扩展和池化的芯片级解决方案。


IDC计算半导体研究副总裁Shane Rau表示:“PCIe在数据中心无处不在。为了支持新一代应用的更高性能要求,企业正在不断提升速度和带宽,进而使CXL的重要性日益提升。越来越多的芯片公司开始支持新的数据中心架构,因此获得高性能接口IP解决方案将成为实现该生态系统的关键。” 


Rambus PCIe 6.0接口子系统有以下主要特性:


  • 支持PCIe 6.0规范,包括64 GT/s数据传输速率和PAM4调制信号
  • 实现低延迟前向纠错(FEC),保证链路稳健性
  • 支持固定尺寸的FLIT,可实现高带宽效率
  • 向后兼容PCIe 5.0、4.0和3.0/3.1
  • 通过IDE引擎(控制器)实现最先进的安全性
  • 支持CXL 3.0,用于优化内存资源的新使用模式(PHY)


更多信息:


如需了解更多PCIe 6.0接口子系统有关信息,敬请访问:。


登录icspec成功后,会自动跳转查看全文
博客评论
还没有人评论,赶紧抢个沙发~
发表评论
说明:请文明发言,共建和谐网络,您的个人信息不会被公开显示。