s3c2440时钟频率设置

2023-04-07 19:00   204   0  
  1. 时钟源选择


在nRESET的上升沿锁存OM[3:2]引脚,两个引脚在原理图中都接地,所以都为低电平。所以MPLL的时钟源来源于晶振;UPLL的时钟源也来源于晶振。


96dfa7ec-ac51-11ed-bcd2-b8ca3a6cb5c4.webp


2. 配置流程


t1时刻:上电后,晶振起振,FCLK直接由晶振产生;


t2时刻:nRESET拉高,OM[3:2]被所存,晶振作为MPLL与UPLL的输入,但是由于MPLL与UPLL还未配置,所以FCLK还是工作于晶振时钟;


t3时刻:软件设置PLL CONTROL REGISTER (MPLLCON & UPLLCON)寄存器,配置MDIV、PDIV、SDIV的值,决定MPLL与UPLL的输出频率;紧接着设置CLOCK DIVIDER CONTROL (CLKDIVN)寄存器,配置FCLK/HCLK/PCLK之间的比例;这个时候PLL进入锁定状态;


t4时刻:锁定时间结束,PLL输出稳定。


96dfa7ed-ac51-11ed-bcd2-b8ca3a6cb5c4.webp




登录icspec成功后,会自动跳转查看全文
博客评论
还没有人评论,赶紧抢个沙发~
发表评论
说明:请文明发言,共建和谐网络,您的个人信息不会被公开显示。