1024K I2C串行EEPROM CMOS

元器件信息   2022-11-23 10:38   213   0  

8226点击型号即可查看芯片规格书

A16点击型号即可查看芯片规格书


芯片规格书搜索工具-icspec


特征:
低功耗CMOS技术:最大写入电流5毫安5.5V5.5V最大读出电流500μA
-待机电流100毫安,典型值为5.5伏
2线串行接口总线,I2C™兼容可级联多达四个设备
自动定时擦除/写入循环
提供128字节页面写入模式
最多5 ms写入周期时间
整个阵列的硬件写保护
输出坡度控制,消除地面反弹
用于噪声抑制的施密特触发器输入
1000000个擦除/写入周期
静电放电保护>4000V
数据保留期>200
8针PDIP,SOIC封装
温度范围:
-工业(I):-40°C至+85°C
描述微芯片技术公司24AA1025/24LC1025/24fc1025(24xx1025*)是128k x 8(1024k位)串行电可擦可编程只读存储器,能够在宽电压范围(1.8V至5.5V)内工作。它有为先进、低功耗应用而开发例如个人通信或数据采集。
此设备具有高达128字节的数据字节写入和页面写入功能。这个设备能够随机和顺序读取。读取可能是地址范围内的顺序0000h到ffffh10000小时到1fffh。功能地址行允许同一数据总线上最多有四个设备。这就允许系统EEPROM内存总量高达4兆字节。这个设备采用标准的8针塑料蘸液和SOIC封装。

总线定时数据

e878750c-6ad7-11ed-bcbf-b8ca3a6cb5c4.png

PIN描述
The descriptions of the pins are listed in table 2-1.Table 2-1:PIN Function Table
A0,A1芯片地址输入
所述A0,A1 Inputs are used by the 24xx1025 for multiple device operations.这些输入的水平是比较斯拉夫的对应位地址如果比较是真的,则选择芯片。四台设备可以连接到同一辆巴士。使用不同芯片选择位组合。最多应用,芯片地址输入A0和A1是很难逻辑''0或逻辑''应用于这些松树是由一个微控制器或其它可编程装置,芯片地址松在正常之前,必须被引导去逻辑“0或逻辑”设备操作可以进行。
A2芯片地址输入输入是不可配置芯片选择。这松必须按此设备操作的顺序将其定位为VCC。
串行数据这是一种用于传送地址的双向松数据输入设备,数据输出设备。它是一个开放式终端,因此,SDA总线需要一个脉冲电阻器,以VCC(“典型的10千克×100千赫,2千克×1×1×1×1×1×1×1×1×1×1×1×2×2400 KHZ and 1 MHZ对于正常数据传输SDA仅允许进行更改During SCL Low.SCL高温期间的变化Reserved for indicating the start and stop conditions.串行时钟此输入用于同步数据传输。
和设备。
Write-Protect((《WP》)这只松必须连接到另一只VSS或VCC。If Tied在VSS中,创建了文字操作。if tied to vcc,文字操作是抑制的,但阅读操作是不影响
功能描述
支持双向2-Wire Bus and数据传输协议提供数据的装置总线被定义为发射机和设备接收数据作为接收器巴士一定是由一个主设备控制,该主设备产生串行时钟,控制总线接入,以及生成开始和停止条件24x1025 works as a slave.两个硕士与斯拉夫可以作为发射机或接收机操作,但硕士学位设备确定哪些模式被激活。

总线特性
定义了以下总线协议:
8226;只有当总线不忙。
•在数据传输过程中,数据线必须保持当时钟线高时稳定。变化时钟线高时的数据线将是解释为启动或停止条件。因此,以下巴士状况定义。
总线不忙(A)
数据线和时钟线都保持高位。
开始数据传输(b)时钟期间sda线的高低转换(SCL)高决定启动条件。全部命令前面必须有开始条件。
停止数据传输(C)时钟期间sda线的从低到高的转换(SCL)高确定停止条件。全部操作必须以停止条件结束。
数据有效(D)
数据行的状态表示以下情况下的有效数据:在启动条件之后,数据线对于时钟信号的高周期的持续时间。必须在低位期间更改行上的数据时钟信号的周期。每个时钟脉冲。
每次数据传输都是以启动条件和以停止条件终止。的编号开始和停止之间传输的数据字节条件由主设备决定。
确认每一个接收设备,当被寻址时,必须在接收到每个字节。主设备必须生成额外的与此确认相关的时钟脉冲比特。
确认的设备必须下拉sda确认时钟脉冲期间的线路SDA线在与确认相关的时钟脉冲。当然,设置必须考虑等待时间。在读取时,主设备必须向从设备发出数据结束的信号不在最后一个字节生成确认位已经从奴隶身上打卡了。在这种情况下,从机(24xx1025)将使数据线保持高位以启用生成停止条件的主机。

设备寻址
控制字节是在
从主设备启动条件。控制字节由4位控制代码组成;对于24xx1025,设置为“1010”二进制,用于读取和写操作。控制字节的下一位是块选择位(b0)。此位用作A16地址用于访问整个数组的位。接下来的两位控制字节是芯片选择位(a1,a0)。这个芯片选择位允许最多使用四个24xx1025同一总线上的设备,用于选择设备已访问。芯片选择控件中的位字节必须与相应A1和A0引脚上的逻辑电平对应,以便设备响应。这些位实际上是单词address。
控制字节的最后一位将操作定义为被执行。当设置为1时,读取操作是选中,当设置为零时,写入操作是挑选出来的。接下来接收的两个字节定义第一个数据字节的地址。上层首先传输地址位,然后传输较少的地址位有效位。
根据启动条件,24xx1025监视器正在检查设备类型标识符的sda总线传送。当接收到“1010”码和适当的设备选择位时,从设备输出SDA线上的确认信号。取决于R/W位的状态,24xx1025将选择读或写操作。
此设备具有内部寻址边界分为两段512K位的限制。块选择位'b0'来控制对每个段的访问。
格式
连续寻址多个设备芯片选择位a1、a0可用于扩展连续地址空间高达4mbit同一辆车上有四辆24xx1025。在这种情况下,软件可以使用控制字节的a0作为地址位A16和A1作为地址位A17。不可能按顺序跨设备边界读取。
每个设备都有内部寻址边界限制。这将每个部分分成两部分512K位。块选择位'b0'控制对每个“一半”。
顺序读取操作限制为512K块。读取同一总线上的四个设备,八个必须给出随机读取命令。

写操作
字节写入
根据主机的启动条件,控制代码(四位)、块选择(一位)、芯片选择(两位)和R/W位(逻辑(低)由主发射机计时到总线上。
这向寻址从接收机指示地址高位字节在生成在第九个时钟周期内确认位。因此,主机发送的下一个字节是字地址的高阶字节,并将被写入进入24xx1025的地址指针。下一个字节是最低有效地址字节。从24XX1025接收到另一个确认信号后,主设备将要写入地址存储器位置的数据字发送。这个24xx1025再次确认,主机生成停止条件。这将启动内部写入周期,在此期间,24xx1025将不会产生确认信号,只要控制字节被轮询与用于启动写入。如果有人试图在wp pin保持高位的情况下写入阵列,设备将确认命令,但没有写入周期将发生时,不会写入数据,设备将立即接受新命令。字节写入后命令,内部地址计数器将指向地址位置跟在刚才写的地址后面。
页面书写写控制字节、字地址和第一个数据字节以同样的方式传输到24xx1025就像字节写入一样。但不是停止在这种情况下,主机最多可以传输127个额外的字节,临时存储在片上页中缓冲区,并在主机之后写入内存已传输停止条件。收到后字,七个低地址指针位在内部递增一。如果主人要传送在生成停止条件之前超过128字节,地址计数器将翻转,并且先前接收的数据将被覆盖。与字节相同写入操作,一旦收到停止条件,则内部写入循环将开始。如果一次尝试使其在wp pin保持高的情况下写入阵列,设备将确认命令,但不写入会发生循环,不会写入数据,并且设备将立即接受新命令。
写保护wp pin允许用户写保护整个将管脚绑定到VCC时的数组(00000-1fff)。如果系紧对于vss或左浮动,写保护被禁用。
每次写入时,wp引脚都在停止位取样命令在停止位对写入的执行没有影响循环。

读取操作
读操作的启动方式与写操作相同操作,但控制字节设置为1。有三种基本类型读取操作:当前地址读取,随机读取,顺序读取。
当前地址读取24xx1025包含一个地址计数器,该计数器在内部维护所访问的最后一个字的地址增加1。因此,如果前面读到访问的地址是n(n是任何合法地址)。下一个当前地址读取操作将访问数据从地址n+1。在接收到r/w位设置为1的控制字节时,24xx1025发出确认并发送8位数据字。主人不会承认但确实生成了停止条件和24xx1025停止传输。
阅读
随机读取随机读取操作允许主机访问以随机方式存储的任何位置。执行这种类型的读取操作,首先单词address必须准备好了。通过将单词address发送到24xx1025作为写操作的一部分(r/w位设置为0)。在发送单词address之后,master在确认之后生成一个开始条件。这个终止写入操作,但不要在设置内部地址指针之前终止。然后,主人发布再次控制字节,但R/W位设置为1。
24xx1025随后将发出确认函传输8位数据字。主人不会确认传输但确实生成停止导致24xx1025停止运行的条件变速箱。在随机读取命令之后,内部地址计数器将指向地址位置跟在刚刚读过的地址后。
顺序读取顺序读取的启动方式与随机读取,除了24xx1025传输之后第一个数据字节,主机发出确认与随机使用的停止条件相反阅读。此确认指示24xx1025发送下一个顺序寻址的8位字。在传输到师父,师父不会产生确认,但会产生停止条件。为了提供顺序读取,24xx1025包含一个内部地址完成时递增一的指针每次行动。这个地址指针允许在一次操作中串行读取的内存内容。顺序读取地址边界是0000h到FFFFH和10000H至1FFFH。内部地址指针将从地址ffff自动翻转如果主机确认字节从阵列地址1fff接收。内部地址计数器将自动从地址1fffh到地址10000h如果主机确认从数组接收的字节地址1fffh。

登录icspec成功后,会自动跳转查看全文
博客评论
还没有人评论,赶紧抢个沙发~
发表评论
说明:请文明发言,共建和谐网络,您的个人信息不会被公开显示。