HI5628 8位,165/125/60MSPS,双高速 CMOS D/A转换器

元器件信息   2022-11-22 09:20   406   0  


芯片规格书搜索工具-icspec


HI5628是一个8位双125MSPS D/A转换器采用先进的CMOS工艺实现。操作从单个+5V到+3V电源,转换器提供20.48mA满标度输出电流,包括一个输入数据寄存器。故障能量低,频率高域性能是通过使用分段建筑。单一DAC版本是HI5660HI5760和HI5728中存在10位版本。这个DAC是CommLink的成员8482; 交际家庭设备。

特征

吞吐率。125毫秒/秒

低功率。5V时330mW,3V时170mW

积分线性误差。最低有效位±0.25

差分线性。最低有效位±0.25

通道隔离(典型)。80分贝

10MHz输出时SFDR至Nyquist。60分贝

内部1.2V带隙基准电压

单电源从+5V到+3V

CMOS兼容输入

卓越的无杂散动态范围

应用

直接数字频率合成

无线通信

信号重建

任意波形发生器

测试设备

高分辨率成像系统

d0af5190-6a03-11ed-bcbe-b8ca3a6cb5c4.png

d0af5191-6a03-11ed-bcbe-b8ca3a6cb5c4.png

d0af5192-6a03-11ed-bcbe-b8ca3a6cb5c4.png

绝对最大额定值热信息

数字电源电压DVDD至DCOM。+5.5伏

模拟电源电压AVDD至ACOM。+5.5伏

地面,ACOM至DCOM。-0.3V至+0.3V

数字输入电压(D7-D0,CLK,休眠)。DVD+0.3V

内部参考输出电流。0微安

参考输入电压范围。平均电压+0.3V

模拟输出电流(IOUT)。24毫安

操作条件

温度范围。-40摄氏度至85摄氏度

热阻(典型,注1)θJA(oC/W)

LQFP套餐。75个

最高结温。150摄氏度

最高储存温度范围。-65摄氏度至150摄氏度

最高引线温度(焊接10s)。300摄氏度

注意:超过“绝对最大额定值”中列出的应力可能会对设备造成永久性损坏。这是一个压力等级和操作在本规范操作章节中所述的上述条件或任何其他条件下的装置并不隐含。

注:

1.θJA是用安装在评价PC板上的元件在自由空气中测量的。

电气规范AVDD=+5V,DVDD=+5V,VREF=内部1.2V,IOUTFS=20mA,TA=25oC,适用于所有典型值。给出的数据为每个通道,但“电源特性”除外

d0af5193-6a03-11ed-bcbe-b8ca3a6cb5c4.png

电气规范AVDD=+5V,DVDD=+5V,VREF=内部1.2V,IOUTFS=20mA,TA=25oC,适用于所有典型值。给出的数据为每个通道,但“电源特性”除外(续)

d0af5194-6a03-11ed-bcbe-b8ca3a6cb5c4.png

电气规范AVDD=+5V,DVDD=+5V,VREF=内部1.2V,IOUTFS=20mA,TA=25oC,适用于所有典型值。给出的数据为每个通道,但“电源特性”除外(续)

d0af5195-6a03-11ed-bcbe-b8ca3a6cb5c4.png

笔记:

2.增益误差测量为满标度输出电流与通过RSET的电流之比的误差(通常为625微安)。理想情况下比率应该是32。

3.由设计或特性保证的参数,未经生产测试。

4.利用差动变压器耦合输出和无滤波进行光谱测量。

5.两个通道的时钟均为50MSPS,输出频率均为1MHz。

6.两个通道的时钟均为100MSPS,输出频率均为40MHz。

7.见“规范定义”。

8.对于3V以下的操作,建议将输出电流降低到12mA或更低,以保持最佳性能。DVD和AVDD不必相等。

9.对于125MHz以上的工作,建议电源为3.3V或更高。该部件在时钟高于125MSPS时工作电源电压低于3.3V,但性能下降。(仅适用于165MHz版本)。

10.两个通道的时钟均为60MSPS,输出频率均为10MHz。

d0af5196-6a03-11ed-bcbe-b8ca3a6cb5c4.png

规范的定义

积分线性误差,INL,是最差的测量偏离最佳拟合直线数据的实例点沿传输曲线的值。微分线性误差,DNL,是从代码到代码的步长输出偏差。理想的步骤大小应为1 LSB。小于等于1 LSB的DNL规范保证单调性。输出稳定时间,是输出所需的时间在规定的测量误差范围内稳定的电压从输出转换开始。这个测量是通过从代码0切换到64来完成的,或者四分之一刻度。终端阻抗为25Ω,因为输出50Ω和示波器的并联电阻50Ω输入。这也有助于解决指定的无需过度驱动示波器的误差带。单点故障区,开关瞬态是否出现代码转换期间的输出。它被测量为曲线超调部分下的面积表示为伏特时间规格。满标度增益误差,是理想比值32的误差输出电流和满标度调整电流之间(通过RSET)。通过设置数据输入来测量满标度增益漂移通过一个已知的电阻,因为温度从TMIN到天猫座。它被定义为与该值的最大偏差在室温下测量到不是TMIN就是TMAX。单位为FSR的ppm(满标度范围)每摄氏度。

无杂散动态范围,SFDR,是振幅从基本和声到最大和声的区别或在指定的窗户。输出电压符合范围,是电压限制强加在输出上。输出阻抗负载应选择这样的电压不会违反合规范围。偏移误差,通过将数据输入设置为通过已知的抵抗。偏移误差定义为最大偏差输出电流的0毫安。通过将数据输入设置为所有通过已知的电阻随温度的变化而变化。它被定义为与该值的最大偏差在室温下测量到不是TMIN就是TMAX。单位为FSR的ppm(满标度范围)每摄氏度。电源抑制,使用单个电源测量供应。其标称+5V变化为±10%,并且注意DAC满标度输出。参考输入乘以带宽,定义为电压参考输入的3dB带宽。它是经过测量的使用正弦波形作为外部参考数字输入设为1,频率为增加,直到输出波形的振幅为0.707它的原始价值。内部参考电压漂移,定义为与房间测量值的最大偏差温度达到在TMIN或TMAX测量的值。单位为ppm/degree C

详细说明

HI5628是一个双8位电流输出CMOS数字到模拟转换器。其最大更新速率为165MSPS,并且可由中的单电源或双电源供电建议的+3V到+5V的范围。它消耗更少使用+5V电源和100MSPS时的数据交换。架构基于减少故障的分段电流源配置通过减少任何时候的电流开关量。五个最大电流源由31个主要电流源表示等效电流。三个LSB由二进制加权电流源。考虑输入模式到转换器,该转换器在0到255个。三个LSB电流源将开始计数。当它们达到全高状态时(十进制值为7)如果需要计算下一个代码,它们都会关闭第一个主要的电流源会打开。继续向上计数,3个lsb将再向上计数7代码,然后下一个主要电流源将打开三个LSB都会关闭。的过程单一等效大电流源开启每次转换器到达时关闭三个LSB另外7个代码大大减少了任何一个的故障切换点。在以前的体系结构中二进制加权电流源或二进制加权电流源电阻梯,转换器可能有在某些最坏情况下的过渡点(如中刻度和四分之一刻度)打开和关闭的电流量较大转变。通过大幅度减少电流在某些“主要”转换时切换,会出现转炉大大减少,改善了沉降时间和瞬态问题。数字输入和终端HI5628数字输入保证达到CMOS水平。但是,可以通过降低由于输入的数字阈值,电源电压为3V缓冲器约为电源电压的一半。这个内部寄存器在时钟上升沿更新。到尽可能减少反射,适当终止实施。如果驱动时钟和数字的线路输入为50Ω线,则50Ω终端电阻应为尽可能靠近转换器输入,连接至数字接地平面(如果使用单独的接地)。地平面如果使用单独的数字和模拟地面,则设备的数字功能及其相应的组件应位于数字接地平面上,并且终止于数字地面。同样的道理模拟元件和模拟接地平面。这个转换器将在单个接地平面上正常工作,如评估委员会是在这件事上成立的

降噪

为了尽量减少电源噪声,0.1μF电容器应尽可能靠近转换器的电源引脚,AVDD和DVD。另外,布局是否应该设计使用单独的数字和模拟地面,这些电容器应端接至数字接地DVD和AVDD的模拟接地。附加过滤建议使用板上的电源。电压基准装置的内部电压基准具有+1.2V的值,满负荷时的漂移系数为±60ppm/oC转换器的温度范围。建议0.1μF电容器应尽可能靠近REFIO插脚,连接到模拟接地。回流管脚(15)选择引用。如果针脚15系在低位(接地)。如果需要外部参照,然后针脚15应连接到高(模拟电源电压)和外部参考驱动到REFIO,引脚23。全部转换器的标度输出电流是电压的函数使用的参考和RSET的值。IOUT应该在通过低于2mA的操作,2mA至20mA的范围是可能,性能下降。如果使用内部引用,VFSADJ将等于约1.16V(针脚22)。如果使用外部参照,VFSADJ将等于外部引用。计算IOUT(满标度)为:IOUT(满标度)=(VFSADJ/RSET)x 32。如果使用内部电压参考(1.16V)和1.86kΩRSET电阻,则输出电流的输入编码将类似以下内容:d0af5197-6a03-11ed-bcbe-b8ca3a6cb5c4.png

输出

IOUTA和IOUTB(或QOUTA和QOUTB)是互补电流输出。两个电流之和总是等于满标度输出电流减去1LSB。如果需要单端使用,负载电阻可以用于将输出电流转换为电压。它是建议未使用的输出接地或同样终止。输出端产生的电压不得违反-应选择0.3V至1.25V.R负载,以便输出电压与满输出同时产生标度电流,如上文“参考”所述章节。如果要驱动已知的线路阻抗,则应选择与此匹配的输出负载电阻器阻抗。输出电压方程为:VOUT=输出X负载。这些输出可用于差分到单端安排以实现更好的谐波抑制。这个本数据表中的SFDR测量使用DAC输出上的1:1变压器(见图1)。当中心抽头接地时,引脚16的输出摆动17会在零伏特时产生偏压。需要注意的是这里负电压输出符合范围限制is-300mV,施加最大600mVP-P振幅使用此配置。如图1所示的加载将如果DAC的满标度输出电流设置为20毫安。

d0af5198-6a03-11ed-bcbe-b8ca3a6cb5c4.png

允许中心抽头浮动将导致相同的结果变压器输出,但是DAC的输出引脚将具有正直流偏移。输出上的50Ω负载transformer表示频谱分析仪的输入阻抗。

d0af5199-6a03-11ed-bcbe-b8ca3a6cb5c4.png


登录icspec成功后,会自动跳转查看全文
博客评论
还没有人评论,赶紧抢个沙发~
发表评论
说明:请文明发言,共建和谐网络,您的个人信息不会被公开显示。