AD7732点击型号即可查看芯片规格书
625点击型号即可查看芯片规格书
特征
高分辨率模数转换器;24位无缺码;±0.0015%非线性;为快速通道切换而优化;500hz时18位p-p分辨率(21位有效)2khz时16位p-p分辨率(19位有效)15khz时14位p-p分辨率(18位有效)芯片上每个通道系统校准;2个全差分模拟输入;输入范围+5 V,±5 V,+10 V,±10 V;过电压容限;高达±16.5 V,不影响相邻通道,最大绝对电压高达±50 V;三线串行接口;大豆分离蛋白8482;,QSPI公司™,微丝™,以及与数字信号处理器兼容的逻辑输入施密特触发器;单电源操作;5 V模拟电源;3伏或5伏数字电源;包装:28铅TSSOP。
应用
可编程逻辑控制器/集散控制系统;多路复用应用程序;过程控制;工业仪表。
一般说明
AD7732是一款高精度、高吞吐量的模拟前端。真正的16位p-p分辨率是可以实现的,总转换时间为500微秒(2 kHz信道切换),这使得它非常适合高分辨率多路复用应用。
该部分可以通过一个简单的数字接口进行配置,该接口允许用户将噪声性能与高达15.4khz的数据吞吐量进行平衡。
模拟前端具有两个全差分输入通道,单极或真双极输入范围为±10 V,同时从单个+5 V模拟电源运行。该部件具有超量程和超量程检测能力,在不降低相邻通道性能的情况下,可接受±16.5 V的模拟输入过电压。
差分参考输入具有“无参考”检测能力。ADC还支持每通道系统校准选项。数字串行接口可配置为3线操作,并与微控制器和数字信号处理器兼容。所有接口输入均由施密特触发。
该部件规定在-40°C至+105°C的扩展工业温度范围内运行。
AD7732系列的其他部件是AD7734和AD7738。
AD7734与AD7732类似,但其模拟前端具有四个单端输入通道。
AD7738模拟前端可配置为四个全差分或八个单端输入通道,功能0.625 V至2.5 V双极/单极输入范围,接受200 mV至AVDD–300 mV的共模输入电压。AD7738多路复用器输出在外部固定,允许用户在应用于ADC之前实现可编程增益或信号调节。
典型性能特征
输出噪声和分辨率规范
AD7732可以在启用或禁用斩波的情况下工作,允许对ADC进行编程以优化吞吐量速率和信道切换时间或优化偏移漂移性能。下面列出了这两种主要工作模式的噪声表,用于选择输出速率和稳定时间。
AD7732噪声性能取决于选定的斩波模式、滤波器字(FW)值和选定的模拟输入范围。AD7732噪声不会随MCLK频率而显著变化。
已启用斩波
第一种模式,其中AD7732配置为启用斩波(斩波=1),提供非常低的噪声降低产出率。表4至表6分别显示了-3db频率和典型性能与信道转换时间和等效输出数据速率的关系。显示典型的输出均方根噪声。表5显示了基于均方根噪声的典型有效分辨率。表6显示了典型的输出峰间分辨率,表示在6西格玛限制内不会出现代码闪烁的值。峰间分辨率不是基于均方根噪声计算的,而是基于峰间噪声计算的。
这些典型数字是在模拟输入电压设置为0V和MCLK=6.144MHz的连续转换模式下采集的4096个数据样本产生的。通过信道转换时间寄存器选择转换时间。
切断已禁用
在第二种模式中,AD7732配置为禁用斩波(斩波=0),在保持高分辨率的同时提供更快的转换时间。表7至表9分别显示了-3db频率和典型性能与信道转换时间和等效输出数据速率的关系。表7显示了典型的输出均方根噪声。表8显示了基于均方根噪声的典型有效分辨率。表9显示了典型的输出峰间分辨率,表示在6西格玛限制内不会出现代码闪烁的值。峰间分辨率不是基于均方根噪声计算的,而是基于峰间噪声计算的。
这些典型数字是在模拟输入电压设置为0V和MCLK=6.144MHz的连续转换模式下采集的4096个数据样本产生的。通过信道转换时间寄存器选择转换时间。
注册访问
AD7732可通过一系列寄存器进行配置。其中一些配置和控制一般的AD7732功能,而其他则是特定于每个通道。寄存器数据宽度从8位到24位不等。所有寄存器都是通过通信寄存器访问的,也就是说,与AD7732的任何通信都必须以对通信寄存器的写入开始,并指定随后将读取或写入哪个寄存器。
通信寄存器
8位,只写寄存器,地址00h
与部件的所有通信必须从对通信寄存器的写入操作开始。写入的数据通信寄存器确定后续操作是读还是写,以及此操作将指向哪个寄存器。数字接口默认期望在通电后、复位后或对所选寄存器的后续读写操作完成后对通信寄存器进行写操作。如果接口序列丢失,则可以通过使用DIN高和CS低写入至少32个串行时钟周期来重置部件。(注意,在这种情况下,所有部分,包括调制器、滤波器、接口和所有寄存器都会复位。)在连续读取模式下或在模式寄存器组中使用转储位和“24/16”位读取32位或更多位时,请记住保持数据低。
I/O端口寄存器
8位,读/写寄存器,地址01h,默认值30h+数字输入值×40h。
此寄存器中的位用于配置和访问AD7732上的数字I/O端口。
修订登记册
8位,只读寄存器,地址02h,默认值04h+芯片版本×10h。
测试寄存器
24位,读/写寄存器,地址03h。
该登记册用于测试制造过程中的零件。用户不得更改此寄存器的默认配置。
ADC状态寄存器
8位,只读寄存器,地址04h,默认值00h。
在转换模式中,寄存器位反映单个信道的状态。当转换完成时,相应的信道数据寄存器被更新,相应的RDY位被设置为1。当信道数据寄存器被读取时,相应的位被重置为0. 当没有发生读取操作并且下一次转换的结果被更新到信道数据寄存器时,该位也被重置为0。写入模式寄存器会将所有位重置为0。
在校准模式中,当校准进行时,所有寄存器位重置为0;校准完成时,所有寄存器位设置为1。
RDY引脚输出与由I/O端口寄存器中的RDYFN位定义的ADC状态寄存器的内容相关。
RDY0位对应于差分输入0,RDY1位对应于差分输入1。
校验和寄存器
16位,读/写寄存器,地址05h。
使用AD7732/AD7734/AD7738校验和寄存器应用说明(/UploadedFiles/application_Notes/71751876 AN626_0.pdf)中描述了该寄存器。
ADC零刻度校准寄存器
24位,读/写寄存器,地址06h,默认值800000h。
寄存器保存ADC零刻度校准系数。此寄存器中的值与ADC满标度校准寄存器中的值以及相应的信道零标度和信道满标度校准寄存器中的值一起使用,以数字方式缩放所有信道的转换结果。此寄存器中的值在执行ADC零刻度自校准后自动更新。只有在空闲模式下才能写入此寄存器(有关详细信息,请参阅校准部分)。
ADC满标度寄存器
24位,读/写寄存器,地址07h,默认值800000h。
此寄存器保存ADC满标度系数。用户是建议不要更改此寄存器的默认配置。
信道数据寄存器
16位/24位,只读寄存器,地址08h,0Ah,默认宽度16位,默认值8000h。
这些寄存器包含对应于每个模拟输入通道的最新转换结果。可以通过在模式寄存器中设置16位/24位来配置16位或24位数据宽度。结果更新时,通道状态寄存器中的相关RDY位变高。RDY位将数据寄存器读取开始后,返回低。RDY管脚可配置为指示任何通道何时有未读数据,或等待所有启用的通道都有未读数据。如果在更新新结果时正在执行任何通道数据寄存器读取操作,则不会更新数据寄存器。这样可以避免数据损坏。读取状态寄存器可以与在转储模式下读取数据寄存器相关联。读取状态寄存器总是与在连续读取模式下读取数据寄存器相关联(有关详细信息,请参阅数字接口说明部分)。
通道零刻度校准寄存器
24位,读/写寄存器,地址10h,12h,默认值80万小时。
这些寄存器保存特定的信道零标度校准系数。这些寄存器中的值与相应信道满标度校准寄存器、ADC零标度校准寄存器和ADC满标度寄存器中的值一起使用,以数字方式缩放特定信道转换结果。此寄存器中的值在执行信道零刻度系统校准后自动更新。
信道零刻度校准寄存器的格式为符号位和22位无符号值。只有在空闲模式下才能写入此寄存器(有关详细信息,请参阅校准部分)。
通道满标度校准寄存器
24位,读/写寄存器,地址18h,1Ah,默认值200000小时。
这些寄存器保存特定的信道满标度校准系数。这些寄存器中的值与相应信道零标度校准寄存器、ADC零标度校准寄存器和ADC满标度寄存器中的值一起使用,以数字方式缩放特定信道转换结果。此寄存器中的值在执行通道满标度系统校准后自动更新。只有在空闲模式下才能写入此寄存器(有关详细信息,请参阅校准部分)。
信道状态寄存器
8位,只读寄存器,地址20h,22h,默认值20h×通道号。
这些寄存器包含单独的信道状态信息和一些一般的AD7732状态信息。读取状态寄存器可以与在转储模式下读取数据寄存器相关联。读取状态寄存器总是与在连续读取模式下读取数据寄存器相关联(有关详细信息,请参阅数字接口说明部分)。
通道设置寄存器
8位,读/写寄存器,地址28h,2Ah,默认值00h。
这些寄存器用于配置所选通道,配置其输入电压范围,并设置相应的通道状态寄存器。
信道转换时间寄存器
8位,读/写寄存器,地址30h,32h,默认值91h。
转换时间寄存器启用或禁用斩波,并为特定信道配置数字滤波器。此寄存器值影响ADC的转换时间、频率响应和噪声性能。
模式寄存器
8位,读/写寄存器,地址38h,3Ah,默认值00h。
模式寄存器配置部件并确定其工作模式。写入模式寄存器将清除ADC状态寄存器,将RDY引脚设置为逻辑高电平,退出所有当前操作,并启动由模式位指定的模式。
AD7732只包含一个模式寄存器。地址的位1用于写入模式寄存器,以指定由MD2到MD0位确定的操作所选择的通道。只能使用地址38h读取模式寄存器。
数字接口描述
硬件
AD7732串行接口可以通过几种不同的方式通过串行接口连接到主机设备。CS引脚可用于选择AD7732作为连接到主机串行接口的多个电路之一。当CS高时,AD7732忽略SCLK和DIN信号,DOUT管脚进入高阻抗状态。不使用CS信号时,将CS引脚连接到DGND。
可以轮询RDY引脚的高低转换,也可以驱动主机设备中断输入,以指示AD7732已完成所选操作和/或AD7732的新数据可用。主机系统也可以在给定的命令写入设备后等待指定的时间,然后再进行读取。或者,可以轮询AD7732状态。当系统中未使用RDY引脚时,应将其保留为开路。(请注意,RDY管脚始终是有源数字输出,即,它从不进入高阻抗状态。)
复位引脚可用于复位AD7732。不使用时,请将此插针连接到DVD。
AD7732接口可以简化为两条线,将DIN和DOUT管脚连接到一条双向数据线。此2线配置中的第二个信号是SCLK信号。主机系统应参考AD7732定时规范更改数据线方向(见表2中的总线放弃时间)。在2线串行接口配置中,AD7732不能在连续读取模式下工作。
所有的数字接口输入都是施密特触发的;因此,AD7732接口具有更高的抗噪性,并且可以通过光耦轻松地与主机系统隔离。图13、图14和图15概述了一些可能的主机设备接口:不使用CS信号的SPI(图13)、DSP接口(图14)和2线配置(图15)。
重置
AD7732可以通过复位引脚或通过向AD7732串行接口写入复位序列来复位。
复位序列为N×0+32×1,可以是面向字节接口中的数据序列00h+FFh+FFh+FFh+FFh+FFh。AD7732还具有通电复位功能,跳闸点为2V,通电后进入定义的默认状态。
系统设计者有责任防止对AD7732进行不必要的写入操作。当SCLK上出现虚假时钟而CS引脚较低时,可能会发生不需要的写入操作。需要注意的是,在系统通电时,如果AD7732接口信号是浮动的或未定义的,则该部件可能会无意中配置为未知状态。作为系统配置的第一步,可以通过启动硬件重置事件或32个一的重置序列来轻松解决此问题。
访问AD7732寄存器
所有与部件的通信都从对通信寄存器的写操作开始,然后读或写地址寄存器。
在同时读写接口(如SPI)中,读取数据时将0写入AD7732。
图16显示了ADC状态寄存器的AD7732接口读取序列。
单次转换和读取数据
写入模式寄存器时,ADC状态字节被清除,RDY引脚变高,而不管其先前的状态如何。当将单个转换命令写入模式寄存器时,ADC在由模式寄存器的地址选择的信道上启动转换。转换完成后,更新数据寄存器,将模式寄存器更改为空闲模式,设置相关的RDY位,RDY管脚变低。当读取相关通道数据寄存器时,RDY位被重置,RDY引脚返回高位。
图17显示数字接口信号在通道0上执行单个转换,等待RDY引脚变低,并读取通道0数据寄存器。
转储模式
当模式寄存器中的转储位设置为1时,信道状态寄存器将通过信道数据寄存器的读取立即被读取,而不管状态或数据寄存器是否已通过通信寄存器寻址。在转储模式下读取24位数据时,DIN引脚不应高;否则,AD7732将被重置。
图18显示数字接口信号在通道0上执行单个转换,等待RDY引脚变低,并在转储模式下读取通道0状态寄存器和数据寄存器。
连续转换模式
写入模式寄存器时,ADC状态字节被清除,RDY引脚变高,而不管其先前的状态如何。当连续转换命令写入模式寄存器时,ADC在由模式寄存器的地址选择的信道上开始转换。
转换完成后,更新相关信道数据寄存器和信道状态寄存器,设置ADC状态寄存器中的相关RDY位,并且AD7732继续在下一个启用的信道上进行转换。部件将循环通过所有启用的通道,直到进入另一个模式或重置。周期周期将是所有启用信道的转换时间之和,由相应的信道转换时间寄存器设置。
当相关信道数据寄存器为正在被阅读。RDY管脚的行为取决于I/O端口寄存器中的RDYFN位。当RDYFN位为0时,当任何通道有未读数据时,RDY管脚变低。当RDYFN位设置为1时,只有当所有启用的通道都有未读数据时,RDY pin才会变低。
如果在新的ADC转换完成之前尚未读取ADC转换结果,则新结果将覆盖前一个结果。相关的RDY比特变低,RDY pin变高至少163 MCLK个周期(~26.5微秒),指示何时更新数据寄存器和丢失先前的转换数据。
如果在ADC转换完成时读取数据寄存器,则不会使用新结果更新数据寄存器(以避免数据损坏),并且新的转换数据将丢失。
图19显示了数字接口信号在通道0和1启用且RDYFN位设置为0的连续转换模式下的序列。RDY引脚变低,每次转换后读取数据寄存器。图20显示了一个类似的序列,但RDYFN位设置为1。RDY引脚变低,在所有转换完成后读取所有数据寄存器。图21显示了没有从AD7732读取数据时的RDY管脚。
连续读取(连续转换)模式
当模式寄存器中的Cont RD位被设置时,对通信寄存器的第一次写入48h开始连续读取模式。如图22所示,随后对部件的访问顺序地读取最后完成的转换的信道状态和数据寄存器,而不需要对通信寄存器进行任何进一步的配置。
注意,在进入连续读取模式时,应设置模式寄存器中的连续转换位。
注意,连续读取模式是信道状态和数据寄存器的转储模式读取,与转储位值无关。使用信道状态寄存器中的信道位来检查/识别信道数据实际上被移出。
请注意,正在读取最后完成的转换结果。因此,I/O端口寄存器中的RDYFN位应为0读取结果应该总是在下一次转换完成之前开始。
只要DIN管脚低,CS管脚低,AD7732将保持连续读取模式;因此,在连续读取模式下读取时,向AD7732写入0。要退出连续读取模式,请在读取完成后将DIN pin高置至少100 ns。(向AD7732写入80h以退出连续读取。)
使DIN pin高不改变模式寄存器中的Cont RD位。因此,48h的下一次写入再次启动连续读取模式。要完全停止连续读取模式,请写入模式寄存器以清除Cont RD位。
电路说明
AD7732是一种sigma-delta ADC,用于测量工业过程控制、仪表和PLC系统中的宽动态范围、低频信号。
它包含薄膜电阻分配器、多路复用器、输入缓冲器、sigma-delta(或电荷平衡)ADC、数字滤波器、时钟振荡器、数字I/O端口和串行通信接口。
模拟前端
AD7732具有两个全差分模拟输入。片上薄膜电阻分压器允许将±10 V、±5 V、0 V至+10 V和0 V至+5 V输入信号直接连接到模拟输入引脚。
电阻分压器输入级之后是多路复用器,然后是能够驱动高速sigma-delta调制器的动态负载的宽带、快速稳定的时间差分输入缓冲器。
在正常电路配置中,偏压管脚连接到2.5 V(参考)电压源。这确保内部输入缓冲器所看到的差分信号在绝对/共模范围内,即AGND+200 mV至AVDD–300 mV。
AD7732 AIN差分电压应在规定的标称(高达±10 V)输入范围内,否则信道性能可能降低(请参阅模拟输入的扩展电压范围部分)。
AD7732 INL性能随AIN共模电压而变化(图9)。差分模拟输入电压为±10 V,共模电压为0 V,这意味着AIN差分电压集中在AGND周围,并且AIN+和AIN(–)相对于AGND的变化在±5 V范围内。AD7732 INL也随MCLK频率变化(图7)。
如果偏置管脚处于正常配置,则高达±16.5 V的AIN管脚绝对电压不会降低相邻通道的性能。AIN绝对电压超过±16.5 V会导致电流流过位于薄膜电阻器后面的内部保护二极管;相邻通道会受到影响。通过不同地配置偏置和RA到RD管脚,只要多路复用器和输入缓冲器所看到的内部电压在200 mV到AVDD–300 mV之间,该部件将在更高的AIN绝对电压下工作。AIN、偏压和RA至RD引脚的绝对电压不得超过绝对最大额定值中规定的值。
注意,信道状态寄存器中的OVR位是从转换结果数字生成的,并指示sigma-delta调制器(标称)超量程。OVR位不指示超过AIN引脚绝对/共模电压限制。
图23显示了AD7732模拟输入内部结构。
模拟量输入的扩展电压范围
AD7732输出数据代码范围对应于标称输入电压范围。ADC在标称输入电压范围外工作,但性能可能会降低。sigma-delta调制器被设计为完全覆盖±11.6v的差分输入电压;在此范围之外,性能可能会更快地降低。相邻通道不受高达±16.5 V绝对模拟输入电压的影响(图8)。
当模式寄存器中的钳位设置为1时,当模拟输入电压超出标称输入电压范围时,信道数据寄存器将被数字钳位为全部0或全部1。
如表16和表17所示,当钳位=0时,数据反映的模拟输入电压超出标称电压范围。在这种情况下,应将信道状态寄存器中的符号和OVR位与数据寄存器值一起考虑,以解码实际转换结果。
注意,信道状态寄存器中的OVR位是从转换结果数字生成的,并指示sigma-delta调制器(标称)超量程。OVR位不表示超过了AIN引脚的绝对电压限制。
切碎
在启用斩波的情况下,多路复用器反复反转ADC输入。然后,将每个输出数据结果计算为两个转换的平均值,第一个转换为正,第二个转换为负偏移项。这有效地消除了输入缓冲器和sigma-delta调制器的任何偏移误差。
然而,斩波仅应用于输入电阻分压级之后;因此,斩波不能消除由电阻引起的偏移误差和漂移。图24显示了启用斩波的信道信号链。
多路复用器、转换和数据输出定时
指定的转换时间包括一个或两个沉降和采样周期以及缩放时间。
在启用斩波的情况下(图25),转换周期以43 MCLK周期或44 MCLK周期(6.144 MHz MCLK约7微秒)的稳定时间开始,以允许跟随多路复用器的电路稳定。然后,sigma-delta调制器采样模拟信号,数字滤波器处理数字数据流。采样时间取决于FW,即,取决于信道转换时间寄存器的内容。在另一个42 MCLK周期(~6.8μs)的稳定之后,使用反向(斩波)模拟输入信号重复采样时间。然后,在163 MCLK周期(~26.5μs)的缩放时间内,对来自数字滤波器的两个结果进行平均,使用校准寄存器缩放,并写入信道数据寄存器。
在禁用斩波(图26)的情况下,只有一个采样时间在43 MCLK周期或44 MCLK周期的稳定时间之前,然后是163 MCLK周期。
RDY管脚在缩放时间内变高,而不管其以前的状态如何。在ADC状态寄存器和信道状态寄存器中设置相关的RDY位,当信道数据寄存器更新和信道转换周期结束时,RDY引脚变低。如果处于连续转换模式,则零件将在下一个启用通道上自动继续转换循环。
注意,每个通道可以独立配置转换时间和斩波模式。整个周期和有效的每通道数据速率取决于所有启用的通道设置。
西格玛增量ADC
AD7732核心由电荷平衡sigma-delta调制器和数字滤波器组成。该架构经过优化,可实现快速、完全固定的转换。这允许在保持固有的良好线性度、高分辨率和低噪声的同时进行快速的信道间切换。
频率响应
sigma-delta调制器以MCLK频率的1/2运行,MCLK频率实际上是采样频率。因此,奈奎斯特频率是MCLK频率的四分之一。数字滤波器与调制器一起具有一阶低通滤波器的频率响应。-3db点接近1/通道转换时间的频率。滚降为-20db/dec,直至奈奎斯特频率。如果启用斩波,则通过斩波对输入信号重新采样。因此,总体频率响应特征是接近频率1/信道转换时间。顶部的包络线同样是ADC响应–20 dB/dec。
典型的频率响应曲线如图27和图28所示。曲线图被标准化为1/通道转换时间。
电压参考输入
AD7732有一个差分参考输入,REF IN(+)和REF IN(–)。这些输入的共模范围是从AGND到AVDD。指定操作的标称差动参考电压为2.5 V。两个参考输入均具有动态负载。因此,参考输入应连接到低阻抗参考电压源。外部电阻/电容组合可能会导致零件的增益误差。
表4至表9中列出的输出噪声性能适用于0 V的模拟输入,且不受参考上噪声的影响。要在整个输入范围内获得与噪声表中所示相同的噪声性能,AD7732需要一个低噪声参考源。如果感兴趣带宽中的参考噪声过大,则会降低AD7732的性能。
AD7732的推荐参考电压源包括AD780、ADR421、REF43和REF192。注意,在典型连接中,如果向模拟输入端施加正电压,则电压基准必须能够通过内部电阻器吸收从偏压管脚流出的电流。AD780符合这一要求。如果应用中使用的电压基准不能吸收电流,则应将外部电阻器(5 kΩ)并联至REFIN引脚。
参考检测
AD7732包括芯片电路,用于检测部件是否具有有效的转换参考。如果REFIN(+)和REFIN(–)引脚之间的电压低于NOREF触发电压(0.5 V典型值),并且AD7732正在执行转换,则设置信道状态寄存器中的NOREF位。
I/O端口
AD7732 P0引脚可用作通用数字I/O引脚。P1管脚(SYNC/P1)可以用作通用数字I/O管脚或将AD7732与系统中的其他设备同步。当I/O端口寄存器中的同步位被设置且同步引脚低时,AD7732不处理任何转换。如果将其置于单转换模式、连续转换模式或任何校准模式,AD7732将等待同步管脚变高,然后开始操作。这允许从已知点开始转换及时,即同步管脚的上升沿。
数字P0和P1电压参考模拟电源。当配置为输入时,管脚应绑在高位或低位。
校准
AD7732提供了零标度自校准和零标度及全标度系统校准功能,可以有效地将偏移误差和增益误差降低到噪声的量级。每次转换后,在将ADC转换结果写入数据寄存器之前,使用ADC校准寄存器和相关信道校准寄存器对其进行缩放。
对于单极范围:
对于双极范围:
其中ADC结果在0到ffffff h的范围内。
注意,信道零刻度校准寄存器具有符号位和22位信道偏移值的格式。强烈建议用户不要更改ADC满标度寄存器。
要开始任何校准,请将相关模式位写入AD7732模式寄存器。校准完成后,更新相应校准寄存器的内容,设置ADC状态寄存器中的所有RDY位,RDY引脚变低,AD7732恢复到空闲模式。校准 持续时间与所选通道上配置的转换时间相同。较长的转换时间会产生较少的噪声并产生更精确的校准;因此,至少使用默认的转换时间来启动任何校准。
ADC零刻度自校准
ADC零标度自校准可以减少斩波禁用模式下的偏移误差。如果在温度变化后重复,它还可以减少在斩波禁用模式下的偏移漂移误差。
在内部短路的ADC输入上执行零刻度自校准。所选通道上的负模拟输入端子用于设置ADC零刻度校准共模。因此,应将所选差分对的负极端子或单端信道配置上的AINCOM驱动至适当的共模电压。
强烈建议ADC零标度校准寄存器仅作为零标度自校准的一部分进行更新。
每通道系统校准
如果使用每通道系统校准,应按以下顺序启动:通道零刻度系统校准,然后是通道满刻度系统校准。
系统校准受ADC零刻度和满刻度校准寄存器的影响。因此,如果系统中同时使用自校准和系统校准,则应首先执行ADC满标度自校准,然后执行系统校准循环。
在执行系统校准时,完全固定的系统零标度电压信号或系统满标度电压信号必须连接到选定的通道模拟输入。
每个通道校准寄存器可以被读取、存储或修改并写回AD7732。注意,当写入校准寄存器时,AD7732必须处于空闲模式。注意,在规定的校准范围之外,可以进行校准,但性能可能会降低。
高共模电压应用
使用AIN0上的附加薄膜电阻器和带有±15 V电源的外部运算放大器,AD7732 AIN0可以轻松配置为接受高共模电压。
外形尺寸
ESD警告
静电放电敏感装置。高达4000伏的静电电荷很容易积聚在人体和测试设备上,可以在没有检测的情况下放电。尽管本产品具有专有的ESD保护电路,但在遭受高能静电放电的设备上可能会出现永久性损坏。因此,建议采取适当的ESD预防措施,以避免性能下降或功能丧失。